數(shù)字電路設計崗位職責數(shù)字電路設計職責任職要求
數(shù)字電路設計崗位職責
高級數(shù)字電路設計工程師主要職責
1.參與產(chǎn)品定義,以及產(chǎn)品可行性評估,必要時訪問客戶以確保產(chǎn)品定義的準確性。
2.負責數(shù)字模塊的設計與仿真驗證,系統(tǒng)整合,fpga綜合;
3.負責時序約束文件和CTSSpec。負責STA和Corner結(jié)果分析debug
4.負責制定測試方案,協(xié)助測試工程師完成芯片測試工作
職位必備項
1.有扎實的數(shù)字電路基礎知識,具備一定的結(jié)構(gòu),算法設計能力,熟悉數(shù)字電路IC設計流程,熟悉Verilog設計及仿真綜合等EDA工具,熟悉Perl,Shell,Tcl腳本;2.獨立完成數(shù)字電路芯片設計或者獨立完成數(shù)?;旌闲酒瑑?nèi)部數(shù)字電路,對數(shù)字電路的接口,時序,控制流程有深刻的理解;主要職責
1.參與產(chǎn)品定義,以及產(chǎn)品可行性評估,必要時訪問客戶以確保產(chǎn)品定義的準確性。
2.負責數(shù)字模塊的設計與仿真驗證,系統(tǒng)整合,fpga綜合;
3.負責時序約束文件和CTSSpec。負責STA和Corner結(jié)果分析debug
4.負責制定測試方案,協(xié)助測試工程師完成芯片測試工作
職位必備項
1.有扎實的數(shù)字電路基礎知識,具備一定的結(jié)構(gòu),算法設計能力,熟悉數(shù)字電路IC設計流程,熟悉Verilog設計及仿真綜合等EDA工具,熟悉Perl,Shell,Tcl腳本;2.獨立完成數(shù)字電路芯片設計或者獨立完成數(shù)?;旌闲酒瑑?nèi)部數(shù)字電路,對數(shù)字電路的接口,時序,控制流程有深刻的理解;
篇2:數(shù)字電路設計工程師崗位職責
高級數(shù)字電路設計工程師中電華大北京中電華大電子設計有限責任公司,中電華大,中電華大北京,華大電子,中電華大崗位職責:
1.依照產(chǎn)品定義完成芯片的模塊設計、系統(tǒng)設計;
2.負責數(shù)字電路結(jié)構(gòu)設計,設計文檔的撰寫,代碼設計;
3.協(xié)助進行數(shù)字電路的仿真、FPGA驗證、芯片測試等工作。
任職要求:
1.通信、自控、微電子、電子等相關專業(yè)本科及以上學歷;
2.具有扎實的數(shù)字電路理論基礎,熟悉數(shù)字電路IC設計流程;
3.掌握Verilog語言,熟悉EDA工具(仿真驗證/靜態(tài)時序分析/形式驗證等);
4.了解后端和模擬電路流程,有物理實現(xiàn)和模塊電路的技術基礎;
5.有智能卡或安全MCU芯片數(shù)字電路設計經(jīng)驗者優(yōu)先;
6.工作認真、積極主動、嚴謹、敬業(yè)、具備團隊精神。
篇3:數(shù)字集成電路設計工程師崗位職責
數(shù)字集成電路設計工程師深圳捷謄技術有限公司深圳捷謄技術有限公司,捷謄技術,捷謄職責描述:
1、負責算法到RTL的代碼實現(xiàn);
2、負責RTL代碼在FPGA平臺的初步驗證;
任職要求:
1、微電子與固體電子學專業(yè)、計算機相關專業(yè),本科以上學歷;
2、1年以上使用Verilog語言進行電路設計經(jīng)驗,掌握VCS,DesignCompiler,PrimeTime等EDA工具;
3、熟悉ASIC設計開發(fā)流程,具有功能驗證,時序分析的相關經(jīng)驗;
4、熟悉Altera/XilinxFPGA及其設計開發(fā)工具,能夠?qū)?shù)字代碼進行FPGA的驗證;
5、加分項:熟悉PCIE接口協(xié)議,ECC算法。