系統(tǒng)建模崗位職責
系統(tǒng)建模工程師崗位職責:
參與AI處理器SoC建模工作,并與芯片前端、驗證、軟件部門協(xié)作,對SoCPPA進行量化分析。
1.C++/SystemCTransactionLevel建模
2.ESL平臺集成、搭建混合仿真環(huán)境
3.性能功耗面積評估和軟硬件協(xié)同優(yōu)化
任職要求:
1.熟悉計算機體系結(jié)構(gòu),有過復雜芯片開發(fā)經(jīng)驗優(yōu)先
2.熟悉異構(gòu)SoC芯片設計流程
3.精通C/C++語言,有SystemC/GEM5/TLM/LISA/SystemVerilog經(jīng)驗尤佳
4.熟練使用腳本語言(python/bash/tcl/perl)優(yōu)先
5.熟悉或開發(fā)過任一開源硬件模型者優(yōu)先
6.熟悉ESL方法學,或熟悉SynopsysPlatformArchitect/CadenceVirtualPlatform/MentorVirtualPrototype者優(yōu)先
崗位職責:
參與AI處理器SoC建模工作,并與芯片前端、驗證、軟件部門協(xié)作,對SoCPPA進行量化分析。
1.C++/SystemCTransactionLevel建模
2.ESL平臺集成、搭建混合仿真環(huán)境
3.性能功耗面積評估和軟硬件協(xié)同優(yōu)化
任職要求:
1.熟悉計算機體系結(jié)構(gòu),有過復雜芯片開發(fā)經(jīng)驗優(yōu)先
2.熟悉異構(gòu)SoC芯片設計流程
3.精通C/C++語言,有SystemC/GEM5/TLM/LISA/SystemVerilog經(jīng)驗尤佳
4.熟練使用腳本語言(python/bash/tcl/perl)優(yōu)先
5.熟悉或開發(fā)過任一開源硬件模型者優(yōu)先
6.熟悉ESL方法學,或熟悉SynopsysPlatformArchitect/CadenceVirtualPlatform/MentorVirtualPrototype者優(yōu)先
篇2:勵磁系統(tǒng)建模危險點預控措施表
作業(yè)名稱勵磁系統(tǒng)建模序號危險點控制措施檢查執(zhí)行情況(工作負責人填寫)1人員思想狀態(tài)不穩(wěn)班組長或工作負責人要對言行、情緒表現(xiàn)非正常狀況的成員進行溝通、談心,幫助消除或平息思想上的不正常波動,保持良好的工作心態(tài),否則不能進入生產(chǎn)現(xiàn)場進行作業(yè)2人員精神狀態(tài)不佳班組長或工作負責人要觀察、了解成員精神狀態(tài),對酒后上班、睡眠不足、過度勞累、健康欠佳等成員嚴禁進入工作現(xiàn)場3工作票1、工作票上所填寫的安全措施應完善;2、工作票上的安全措施確已正確執(zhí)行,并確認無誤;3、工作負責人應向工作班成員交待安全注意事項;4、外協(xié)人員或廠家工作人員必須在監(jiān)護下進行作業(yè)。4人身觸電1.試驗設備擺放時應輕起輕放,避免碰撞。2.遠離帶電設備,對高壓設備保持一定的距離(10kV及以下的帶電設備應保持0.7米的安全的距離、20kV/35kV應保持1.0米的安全距離、110kV及以下的應保持1.5米的安全距離、220kV應保持3.00米得安全距離)3.接線時嚴格參照試驗接線圖。4.接線完成以后由試驗負責人檢查核實。5.嚴禁試驗中人員私自改動接地線5被儀器砸傷、觸電、損壞儀器1.檢查著裝和所使用安全用具是否合格齊備。2.按照要求正確佩戴并正確使用安全工器具。3.小心輕拿輕放緊密儀器4.對儀器的性能、狀況進行確認。5.確認試驗電壓適應于該儀器。6明確停電范圍,防止走錯間隔1作業(yè)人員必須明確當日工作任務、現(xiàn)場安全措施、停電范圍2.穿戴勞動防護用品,在帶電設備上懸掛“設備帶電,請勿靠近”之類的標識,嚴禁非工作人員進入現(xiàn)場(10kV及以下的帶電設備應保持0.7米的安全的距離、20kV/35kV應保持1.0米的安全距離、110kV及以下的應保持1.5米的安全距離、220kV應保持3.00米的安全距離)7設備損壞1.實驗前檢查二次保護、控制、信號回路準確勵磁自動裝置運行正常。2.有廠家調(diào)整低勵限制值。3.當發(fā)電機試驗過程深度受到低勵保護限制時,根據(jù)廠家整定方法重新整定低勵限制值8發(fā)電機失磁嚴格執(zhí)行安全措施,仔細觀察發(fā)電機,發(fā)現(xiàn)失磁立刻將發(fā)電機解列終止試驗9檢查發(fā)電機所有的保護、測量回路投入,低勵限制值調(diào)至不受限制1.實驗前檢查二次保護、控制、信號回路準確勵磁自動裝置運行正常。2.有廠家調(diào)整低勵限制值。3.當發(fā)電機試驗過程深度受到低勵保護限制時,根據(jù)廠家整定方法重新整定低勵限制值。10給勵磁裝置加入一定得量1.穿戴勞動防護用品,對設備PSS加量時嚴禁觸摸設備接線。2.沒有試驗負責人允許嚴禁更換試驗接線。3.仔細觀察發(fā)電機電壓的變化。4.更換試驗接線時戴手套,斷開電源方可更換。5.由電廠負責人在試驗現(xiàn)場做好消防工作,設專人負責。補充:工作班成員聲明:我們已學習了危險點分析與控制措施,在工作中一定認真遵照執(zhí)行。工作成員簽字:監(jiān)護人工作負責人安全監(jiān)督
篇3:系統(tǒng)建模崗位職責系統(tǒng)建模職責任職要求
系統(tǒng)建模崗位職責
崗位職責:
參與AI處理器SoC建模工作,并與芯片前端、驗證、軟件部門協(xié)作,對SoCPPA進行量化分析。
1.C++/SystemCTransactionLevel建模;
2.ESL平臺集成、搭建混合仿真環(huán)境;
3.性能功耗面積評估和軟硬件協(xié)同優(yōu)化。
任職要求:
1.熟悉計算機體系結(jié)構(gòu),有過復雜芯片開發(fā)經(jīng)驗優(yōu)先;
2.熟悉異構(gòu)SoC芯片設計流程;
3.精通C/C++語言,有SystemC/GEM5/TLM/LISA/SystemVerilog經(jīng)驗尤佳;
4.熟練使用腳本語言(python/bash/tcl/perl)優(yōu)先;
5.熟悉或開發(fā)過任一開源硬件模型者優(yōu)先;
6.熟悉ESL方法學,或熟悉SynopsysPlatformArchitect/CadenceVirtualPlatform/MentorVirtualPrototype者優(yōu)先。崗位職責:
參與AI處理器SoC建模工作,并與芯片前端、驗證、軟件部門協(xié)作,對SoCPPA進行量化分析。
1.C++/SystemCTransactionLevel建模;
2.ESL平臺集成、搭建混合仿真環(huán)境;
3.性能功耗面積評估和軟硬件協(xié)同優(yōu)化。
任職要求:
1.熟悉計算機體系結(jié)構(gòu),有過復雜芯片開發(fā)經(jīng)驗優(yōu)先;
2.熟悉異構(gòu)SoC芯片設計流程;
3.精通C/C++語言,有SystemC/GEM5/TLM/LISA/SystemVerilog經(jīng)驗尤佳;
4.熟練使用腳本語言(python/bash/tcl/perl)優(yōu)先;
5.熟悉或開發(fā)過任一開源硬件模型者優(yōu)先;
6.熟悉ESL方法學,或熟悉SynopsysPlatformArchitect/CadenceVirtualPlatform/MentorVirtualPrototype者優(yōu)先。